"本书的主要目的是为Verilog HDL学习者提供一本不仅可以轻松入门,还可以迅速掌握设计方法,并能锻炼善于思考、多角度解决设计问题能力的教材。
本书主要内容包括Verilog HDL基础知识、Verilog HDL逻辑设计知识要点、思维拓展案例、仿真与静态时序分析基础、综合案例5章。在介绍常用的Verilog HDL语法的基础上,重点介绍基于Verilog HDL的数字系统设计方法,包括组合逻辑电路和时序逻辑电路的设计要点、一题多解设计案例、仿真验证方法以及面向实际工程应用领域的综合案例。
本书可以作为高等学校电子信息、集成电路、通信工程等相关专业本科生和研究生的教材,也可以作为FPGA或数字集成电路设计工程师的参考书。
"
